設(shè)計(jì) LogiCORE PCI Express 系統(tǒng)培訓(xùn)課程
課程對(duì)象
- 希望利用面向 PCI Express 的 Xilinx IP 核創(chuàng)建應(yīng)用的硬件設(shè)計(jì)者
 
- 希望深入了解 Xilinx LogiCORE PCI Express 解決方案的工作原理的軟件工程師
 
- 希望在 PCI Express 應(yīng)用中利用 Xilinx 性能、延遲和帶寬方面的主要優(yōu)勢(shì)的系統(tǒng)設(shè)計(jì)者
 
課程概要
1
- 介紹 PCIe 架構(gòu)
 
- 回顧 PCIe 協(xié)議
 
- PCIe 和內(nèi)核生成器 (CORE Generator?) 接口
 
- 實(shí)驗(yàn)1:構(gòu)建 PCIe 內(nèi)核
 
- 進(jìn)行 PCIe 系統(tǒng)設(shè)計(jì)仿真
 
- 連接邏輯與內(nèi)核 – AXI 接口
 
- 數(shù)據(jù)包格式化詳情
 
- 實(shí)驗(yàn)2:下行端口模型仿真
 
2
- 端點(diǎn)應(yīng)用考慮因素
 
- 實(shí)驗(yàn)3:偽事務(wù)建模
 
- 應(yīng)用重點(diǎn):DMA
 
- 實(shí)驗(yàn)4:設(shè)計(jì)實(shí)現(xiàn)
 
- 7 系列根端口
 
- PCIe 配置
 
- 兼容性和調(diào)試
 
- 實(shí)驗(yàn)5:利用 ChipScope Pro 工具調(diào)試 PCIe 內(nèi)核
 
- 誤差和中斷