
曙海教學優(yōu)勢
本課程面向企事業(yè)項目實際需要,秉承二十一年積累的教學品質(zhì),Xilinx統(tǒng)一軟件異構(gòu)加速平臺Vitis培訓-以項目實現(xiàn)為導向,老師將會與您分享設計的全流程以及工具的綜合使用經(jīng)驗、技巧。線上/線下/上門皆可,Xilinx統(tǒng)一軟件異構(gòu)加速平臺Vitis培訓-專家,課程可定制,熱線:4008699035。
  曙海的課程培養(yǎng)了大批受企業(yè)歡迎的工程師。曙海的課程在業(yè)內(nèi)有著響亮的知名度。大批企業(yè)和曙海
     建立了良好的合作關(guān)系,20多年來,合作企事業(yè)單位以達30多萬。
1.?Vitis軟件平臺原理、軟件界面和開發(fā)流程介紹,包括各組件功能、軟件安裝、軟件和硬件仿真、相關(guān)工具Vivado、Petalinux、HLS和SDK及它們之間的關(guān)系。
2.?異構(gòu)加速kernel的創(chuàng)建、接口、生成和調(diào)用,用硬件代替軟件算法提高算力。
3.?ZYNQ和PYNQ系列開發(fā)板介紹,鏡像安裝和升級,硬件搭建和網(wǎng)絡配置。
4.?用Vitis創(chuàng)建Hello World、Memory、設備測試和FSBL鏡像啟動等項目并在系列開發(fā)板上運行。
1.?Vivado HLS硬件加速原理、開發(fā)語言、開發(fā)流程、加速方法pipeline和unroll、array partition和reshape等。
2.?使用Vivado HLS?GUI界面創(chuàng)建HLS?C++項目,CSIM仿真驗證,SYNTH綜合,COSIM?RTL驗證并打包成IP核,并運用Analysis和Resource分析timing和violation。
3.?使用Tcl命令創(chuàng)建、驗證、綜合和打包HLS?C++項目,并比較不同優(yōu)化方法的Latency、Interval和資源利用率。
4.?學習使用IP集成器設計調(diào)用和打包IP核,創(chuàng)建一個項目包含Tcl生成的兩個IP核,調(diào)用一個Xilinx FFT IP核,打包并驗證設計。
1.?定制Linux工具Petalinx軟件原理和開發(fā)流程介紹。
2.?工程文件參數(shù)配置、本地sstate-cache和根文件系統(tǒng)配置介紹。
3.?網(wǎng)絡連接、鏡像源和域名服務器的配置。
4.?定制模塊module、層layer、應用app和軟件包package的方法。
5.?開機自啟動程序配置方法。
6.?設備樹的概念和設置
7.?開發(fā)板編譯功能的設計方法,再不用交叉編譯。
8.?硬件設計的升級方法。
9.?啟動串口輸出內(nèi)容介紹與故障診斷。
10.?鏡像文件BOOT、image.ub和root文件介紹。
11.?SD啟動盤的制作和燒寫。
1.?使用vivado設計含異構(gòu)加速功能的ZYNQ硬件平臺。
2.?使用Petalinux定制含異構(gòu)加速驅(qū)動的ZYNQ?Linux軟件平臺。
3.?使用Vitis創(chuàng)建應用程序調(diào)用平臺,完成設計目的。
1.?使用Vitis創(chuàng)建RTL向量加法器項目,并運用Vitis Analyzer對時間線和DDR傳輸性能進行分析。
2.?使用Vitis C++/OpenCL分別使用界面方法和使用命令行創(chuàng)建向量加法器項目,由Vitis調(diào)用Vivado HLS生成硬件kernel,運行仿真,并在系列開發(fā)板上進行測試。
3.?使用HLS常用優(yōu)化方法對前面的例程項目進行優(yōu)化和仿真,用Vitis Analyzer獲得HLS報告,分析觀察優(yōu)化前后的加速器運行狀態(tài)和性能。
4.?介紹Vitis?Opencv視覺硬件加速庫技術(shù),創(chuàng)建加速項目對圖像進行處理。
5.?用Vitis設計數(shù)字濾波器有限長單位沖激響應(FIR)濾波器,并進行軟件和硬件仿真。