?
程目標(biāo):
?
通過(guò)該課程的學(xué)習(xí),學(xué)員應(yīng)能夠?qū)F&VCS原理以及機(jī)制有所了解;對(duì)于該系統(tǒng)管理有一個(gè)系統(tǒng)的了解和把握,掌握基本的分析步驟和方法以及相應(yīng)的工具。
?
課程大綱:
?
|
主題
|
內(nèi)容
|
|
?
Cadence-ORCAD-Capture-CIS環(huán)境介紹及原理圖庫(kù)的建立
|
創(chuàng)建工程,創(chuàng)建元件庫(kù)
分裂元件的制作方法,加入元件庫(kù)(練習(xí))
|
|
?
Cadence-ORCAD-Capture-CIS原理圖繪制
?
|
放置元件,同一個(gè)頁(yè)面內(nèi)建立電氣互連
總線(xiàn)的使用方法,對(duì)原理圖中對(duì)象的基本操作,
如何添加footprint屬性,生成網(wǎng)表(練習(xí))
|
|
Cadence-allegro封裝庫(kù)的架構(gòu)介紹與建立封裝庫(kù)
?
|
Allegro-PCB界面的介紹
Allegro-PCB 封裝設(shè)計(jì)理念
Allegro-PCB SMD與DIP封裝的建立
(練習(xí))
|
|
?
Cadence –allegro設(shè)計(jì)界面的設(shè)置與基本操作
|
?
Allegro-PCB 基本操作
(練習(xí))
|
|
Cadence –allegro高級(jí)操作
?
|
Allegro-PCB 規(guī)則管理器介紹
(練習(xí))
|
|
Cadence –allegro樣例操作1
|
網(wǎng)口、USB的設(shè)計(jì)規(guī)則、操作與分析
(練習(xí))
|
|
Cadence –allegro樣例操作2
|
DDR3的設(shè)計(jì)規(guī)則、操作與分析
(練習(xí))
|
|
Cadence –allegro工程文件的輸出
|
設(shè)計(jì)文件的輸出規(guī)范
(練習(xí))
Cadence后仿真信號(hào)完整性介紹
?
|
?
?
以上課程可以根據(jù)客戶(hù)實(shí)際情況進(jìn)行靈活調(diào)整。